Студопедия

Главная страница Случайная страница

Разделы сайта

АвтомобилиАстрономияБиологияГеографияДом и садДругие языкиДругоеИнформатикаИсторияКультураЛитератураЛогикаМатематикаМедицинаМеталлургияМеханикаОбразованиеОхрана трудаПедагогикаПолитикаПравоПсихологияРелигияРиторикаСоциологияСпортСтроительствоТехнологияТуризмФизикаФилософияФинансыХимияЧерчениеЭкологияЭкономикаЭлектроника






ОПИСАНИЕ БУР-92А-05.






БУР-92А-05 обеспечивает прием, обработку и регистрацию в ЗБН-24МТ-02 параметрической информации от автономных источников аналоговых сигналов, и информации по линии связи, организованным согласно ГОСТ-18977-79 и ARINC 429.

Структурная схема представлена на рисунке 3.

БУР-92А-05 может регистрировать в зависимости от циклограммы:

Напряжение постоянного тока в диапазоне 0-6.3 В по 10 входам;

Напряжение постоянного тока в диапазоне 0-40 В по двум входам;

Напряжение переменного тока 115 В 400 Гц по трем входам;

Частоту 400-16000 Гц по трем входам;

Информацию по ГОСТ-18977-79 по 24 входам.

БУР-92А-05 может регистрировать разовые сигналы по 100 входам.

БУР-92А-05 формирует и регистрирует служебную информацию:

Текущее (астрономическое) время (секунды 0-59, минуты 0-59, часы 0-23); текущую дату полета (день 1-31, месяц 1-12, год 0-99).

Служебная информация – номер рейса – поступает в БУР в последовательном коде от бортовых навигационных вычислителей.

Информационная емкость ЗБН-24МТ-02 составляет 48 Мбайт, что при потоке 256 слов в 1 с обеспечивает регистрацию информации в течении 25 часов.

Погрешность преобразования и регистрации аналоговых параметров не превышает:

±0.5% от верхнего уровня измеряемого напряжения постоянного тока в диапазоне 0-6.3 В;

±1% от верхнего уровня измеряемого напряжения постоянного тока в диапазоне 0-40 В;


±0.4% от верхнего уровня измеряемой частоты переменного тока 400-16000гц

±1.5% от верхнего уровня измеряемого напряжения переменного тока 115В частотой 400 Гц.

Рисунок 4. Структурная схема БУР-92А-05

 


2.3 БОРТОВОЕ УСТРОЙСТВО РЕГИСТРАЦИИ - БУР-92А-05 – ОТЫСКАНИЕ И УСТРАНЕНИЕ НЕИСПРАВНОСТЕЙ.

Наиболее вероятными причинами выхода БУР-92А-05 из строя могут быть:

a) Нарушение условий эксплуатации;

b) Ослабление крепления блоков БУР-92А-05 на объекте, неисправность соединительных жгутов, нарушение контакта в соединителях.

c) Отказ элементов конструктивно-сменных сборочных единиц (КССЕ) в блоках.

Работоспособность БУР-92А-05 восстанавливают методом замены отказавших блоков на исправные. Для принятия решения о замене блока (в случае появления признаков работоспособности БУР-92А-05) должна быть проверена исправность проводов и датчиков на объекте. Перед проверкой линий связи или заменой блоков необходимо отключить напряжение питания бортсетей.

ИЗДЕЛИЕ КРИТИЧНО К СТАТИЧЕСКОМУ ЭЛЕКТРИЧЕСТВУ.

Неисправности приведены в Таблице №1

Таблица №1


Продолжение таблицы №1


Продолжение таблицы №1


2.4 ОПИСАНИЕ И РАБОТА.

 

БСПИ-92А-05 предназначен для приема, нормализации и преобразования аналоговой информации от сети сбора, приема информации по линиям связи по ГОСТ 18977-79, ARING 429 и передачи ее на регистрацию в твердотельный защищенный бортовой регистратор (ЗБН-24МТ-02), питание датчиков потенциометрического типа, сбора сигналов самоконтроля блоков изделия и формирования обобщенного сигнала встроенного самоконтроля.

 

2.4.2 БСПИ-92А-05 конструктивно и функционально состоит из устройств, наличие которых ы блоке определяется перечнем регистрируемых параметров:

· Сбора параметрической информации – СПИ-БС, 8И5.103.351;

· Сбора параметрической информации – СПИ-U=, 8И5.103.352-01;

· Сбора параметрической информации – СПИ-U~, 8И5.103.353-01;

· Сбора параметрической информации – СПИ-RZ, 8И5.103.355;

· Обработки цифровой информации – MCS-ST10, 8И5.103.465;

· Питания, 8И5.087.125

В состав БСПИ-92А-05 входят три устройства СПИ-RZ, что обеспечивает прием информации по ГОСТ 18977-79, ARING 429 по 32 каналам.

Структурная схема БСПИ-92А-05 приведена на рисунке 3.

2.4.3 Обмен информацией между устройствами БСПИ-92А-05 осуществляется центральным процессором через стандартный интерфейс И41.

Интерфейс И41 представляет собой унифицированную систему связей сигналов между центральным процессором, памятью и периферийными устройствами (портами) СПИ-БС, СПИ-U=, СПИ-U~, СПИ-RZ.

Интерфейс содержит три шины: шину адреса (ША), шину данных (ШД) и шину управления (ШУ).

Рисунок 5. Структурная схема БСПИ-95А-05
2.4.4
Устройство БСПИ-92А-05 включает:

Коммутатор бинарных (разовых) сигналов (КБС);

Формирователь БС;

Микроконтроллер;

Адресный селектор, схему управления, выполненные с использованием устройств программной логики PLD;

Шинный формирователь;

Схему самоконтроля устройства.

Входная информация поступает на КБС, выполненный на семи микросхемах типа ADG426. Каждая микросхема представляет собой 16-входной коммутатор, на один вход которого поступает сигнал самоконтроля, а на 15 входов - бинарные сигналы от объекта.

Коммутатор принимает сигналы вида:

«+27В» - да, «Корпус» или «Разрыв» - нет;

или «Корпус» - да, «+27В» или «Разрыв» - нет.

С помощью диодной матрицы (ИМС 2ДС628А) и ключа (транзистор 2Т830А) выходной сигнал ограничивается на уровне +12В.

Выбор и переключение каналов коммутатора осуществляется по программе микроконтроллера (ИМС АТ89С52). Переключение каналов коммутатора происходит непосредственно с порта Р1 микроконтроллера.

Для выбора коммутатора микроконтроллер выставляет адрес в порт Р1, который поступает в устройство программируемой логики PLD, дешифрируется и поступает на вход выработки коммутатора. С выхода КБС сигнал поступает на один из входов формирователя, представляющего собой компаратор, на второй вход которого подается опорное напряжение, определяющее порог срабатывания.


С выхода компаратора сигнал поступает в устройство программной логики PDL (ИМС ЕР910ILI), далее на вход порта Р7.1 микроконтроллера и записывается в ОЗУ микроконтроллера.

Устройство программной логики PDL (ИМС ЕР910ILI) – это устройство, которое, будучи запрограммированным, позволяет реализовать в себе часть электронной схемы, обеспечивая ее функционирование так, если бы этот узел был реализован на элементах комбинационной и последовательной цифровой логики.

Схема управления, адресный селектор, схема выбора коммутатора выполнены с применением устройств программированной логики PLD.

Схема самоконтроля предназначена для контроля тракта коммутации и выдачи информации исправности устройства СПИ-БС на световой индикатор, расположенный на лицевой панели устройства.

Сигнал самоконтроля формируется микроконтроллером (ИМС АТ89С52, порт Р3) в зависимости от вида бинарного сигнала.

С выхода PDL сигнал самоконтроля поступает на ИМС 133ЛН5, повышающую амплитуду сигнала до 15В, и далее на первые входы коммутаторов.

После прохождения через тракт «коммутатор – формирователь – PLD» сигнал самоконтроля поступает на вход порта Р1 микроконтроллера, анализируется и в случае исправности в ОЗУ микроконтроллера записывается бит «1» и выдается сигнал исправности на световой индикатор. При исправности устройства световой индикатор, расположенный на лицевой панели устройства, горит.

Для согласования сигналов по шине данных интерфейса И41 установлены инверсные регистры.

Информация о наличии сигналов БС хранится в ОЗУ микроконтроллера.

Центральный процессов имеет имеет доступ к области памяти ОЗУ, где хранится информация БС.

При чтении информации с ОЗУ центральный процессов выставляет на интерфейс адрес ячейки ОЗУ и адрес устройства СПИ-БС.

Адрес устройства инициализируется адресный селектором, выполненным с использованием устройств программной логики PLD. После инициализации адреса устройства на выходе PLDпоявляется сигнал прерывания INT, который поступает на вход порта Р3. Адрес ячейки ОЗУ поступает на шифратор, выполненный с использованием устройств программной логики PLD, далее сигналы с шифратора подаются на входы с порта Р2 микроконтроллера.

При наличии сигналов с шифратора и сигнала прерывания INT микроконтроллер выставляет младший байт информации на выход порта Р0, а на выход порта Р2 – сигнал младшего байта информации в регистр. После записи в регистр младшего байта информации микроконтроллер выставляет старший байт информации на выход портала Р0, а на выход порта Р2 – сигнал записи старшего байта информации в регистр.

После записи информации в регистры микроконтроллер выставляет на выход порта Р3 сигнал RD, поступающий на схему управления, выполненную с устройствами программной логики PLD, которая формирует сигналы ОЕ1, ОЕ2, поступающие в регистр и подключающие информацию, хранимую в регистрах, на интерфейс И41.

Схема управления формирует сигнал подтверждения ХАСК и выдает его в шину управления интерфейса И41. Наличие сигнала ХАСК говорит о том, что данные, которые запросил центральный процессор, выставлены на шину данных интерфейса.

 


2.4.5 Устройство СПИ-П: включает:

нормализатор напряжений от термопар;

нормализатор сопротивлений:

схему приема программируемых аналоговых сигналов;

коммутатор аналоговых сигналов (КАС);

атенюатор;

аналого-цифровой преобразователь (АЦП);

микроконтроллер со схемами поддержки;

оперативное запоминающее устройство (ОЗУ);

коммутатор адреса ОЗУ;

адресный селектор;

выходные регистры.

Входная информация от датчиков поступает на КАС, схему приема программируемых аналоговых сигналов, нормализаторы напряжений от термопар исопротивлений.

Напряжения вида 0—6, 3 В непосредственно поступают на КАС.

Напряжения от термопар поступают на входы дифференциальных усилителей, усиливаются и в виде напряжений постоянного тока в пределах 0-6 В через резисторы поступают на входы КАС.

Сигналы постоянных сопротивлений поступают на входы преобразователей «сопротивление — напряжение», выполненных на операционных усилителях, и в виде напряжений постоянного тока через резисторы поступают на входы КАС.

Напряжения постоянного тока вида 0—40 В, +250 МВ, минус 250 мВ поступают на входы КАС, к которым подключены ключи, снижающие смещение входного сигнала, когда данный канал не выбирается. Без этих ключей на сигналах вида «+250 МВ», «минус 250 мВ> › при ненулевом выходном сопротивлении источника сигнала возникла бы дополнительная погрешность для других потребителей этих сигналов.

КАС выполнен на сдвиговых регистрах, в которых каждый выход в зависимости от логического состояния подключен посредством внутреннего МОП-транзистора и сопротивления 30 Ом к источнику питания или на корпус.

Общие выводы регистров подключены ко входу каскада активного преобразователя «ток—напряжение» (ИМС ОР482ОР), который имеет низкое сопротивление (виртуальная земля), что обеспечивает номинальный режим питания регистров. Через этот вход протекает ток потребления регистров, который мал (не менее 100 нА) и не создает погрешности благодаря алгоритму компенсации нуля, а также ток выхода регистра, который находится в нулевом логическом состоянии.

Выходы, находящиеся в единичном состоянии, оказываются подключенными к низкоимпедансной цепи +5 В, благодаря чему не нуждаются в дополнительной защите от перенапряжения.

На операционном усилителе и коммутаторе выполнен аттенюатор, позволяющий ступенчато изменять усиление входного каскада, а также смешать сигнал на эталонную величину в обоих каскадах. Это позволяет, записав соответствующий код в регистр, настроить аттенюатор на требуемый диапазон измерения.

Сигнал с аттенюатора поступает на вход АЦП. Выход АЦП подключен к шине микроконтроллера с использованием мультиплексора.

В схему окружения микроконтроллера входят задающий генератор, сторожевой таймер, защелка адреса.

Коммутатор шины адреса выполнен на регистрах. ОЗУ предназначено для временного хранения преобразованных данных с организацией 32Кх8. Емкость ОЗУ — 32 Кбайт.

Часть линий адреса с шины микроконтроллера на шину адреса интерфейса И41 переключается адресным сигналом микроконтроллера А14, что необходимо для двухпортового доступа к ОЗУ.

Доступ к ОЗУ со стороны интерфейса блока осуществляется следующим образом.

Адресный селектор на цифровом компараторе проверяет попадание адреса чтения, который выставляет на интерфейс И41 центральный процессор блока, в область адресов данного устройства, задаваемого перемычками заглушки, подключаемой к соединителю Х2 устройства СПИ-П; При успешном сравнении адресов формируется запрос прерывания ШТ микроконтроллера. Цикл интерфейса с этого момента растягивается тактами ожидания до появления сигнала

ХАСК. Управление выходами регистров, подключенных к старшей и младшей половинам шины данных интерфейса блока, осуществляется сигналами по шине управления интерфейса И41. После этого микроконтроллер завершает текущий цикл обращения к ОЗУ и переходит к обработке прерывания. Обработчик прерывания подключает шину адреса микроконтроллера к шине адреса интерфейса И41 и инициализирует два цикла шины.

Перед первым циклом на линиях А8 — А13 выставляется указатель банка, где хранятся старшие байты слов. После импульса сигнала чтения старший байт зашелкивается в выходном регистре. Затем на линиях А8 — А13 выставляется указатель банка младших байтов и формируется продленный импульс чтения, во время которого на входах второго регистра удерживается младший байт слова. Во время этого импульса обработчик прерывания устанавливает триггер, формирующий сигнал ХАСК, разрешая завершение цикла чтения интерфейса.

Аналогично реализован З-разрядный доступ к ОЗУ по записи, который в данном устройстве не используется, микроконтроллер просто имитирует завершение цикла, формируя сигнал ХАСК.

К микроконтроллеру подключена ИМС ЕЕРКОМ, используемая для хранения калибровочных данных.

Схема самоконтроля предназначена для контроля работоспособности устройства СПИ-П: и проверки точности преобразования входных сигналов. Сигнал самоконтроля формируется микроконтроллером и выдается на световой индикатор, расположенный на передней панели этого устройства. При исправности устройства световой индикатор горит.

2.4.6 Устройство СПИ-П~ включает:

входные нормализаторы частотных сигналов;

коммутатор частотных сигналов;

входные нормализаторы переменных напряжений;

коммутатор переменных напряжений;

схемы преобразования переменного напряжения в постоянное (интеграторы);

АЦП;

микроконтроллер;

схему самоконтроля;

формирователь периода частотного сигнала;

адресный селектор;

шинный формирователь.

Входные нормализаторы частотных сигналов состоят из резисторов и микросхем, обеспечивающих необходимое входное сопротивление по каналам, а также диодных матриц, обеспечивающих согласование амплитуды входного сигнала и входа коммутатора.

Входной коммутатор предназначен для переключения входных сигналов в соответствии с программой микроконтроллера, управляющего этим коммутатором. С выхода коммутатора сигнал поступает на формирователь импульсов. С выхода формирователя прямоугольные импульсы измеряемой частоты поступают на микроконтроллер, формирующий временные ворота, которые запол-

няются измеряемой частотой. Результат измерения микроконтроллер записывает в ОЗУ.

Входные нормализаторы переменных напряжений состоят из делителей, выполненных на резисторах, обеспечивающих входное сопротивление каналов, а также согласование амплитуды входных сигналов и входа коммутатора. Входной коммутатор предназначен для переключения входных сигналов в соответствии с программой микроконтроллера, управляющего этим коммутатором.

С выхода коммутатора сигнал поступает на трансформатор, предназначенный для развязки входной цепи и цепи измерения. С выхода трансформатора сигнал поступает на интегратор. С выхода интегратора постоянное напряжение поступает на АЦП, представляющий собой последовательный АЦП. Для питания

АЦП применен прецизионный источник КЕРО2СВ напряжением 5 В. С выхода АЦП преобразованная в код информация последовательным кодом поступает в микроконтроллер, который преобразовывает ее в параллельный двоичный код и записывает в ОЗУ.

В схему окружения микроконтроллера входит сторожевой таймер.

Схема самоконтроля предназначена для контроля тракта коммутации, преобразования и выдачи информации контроля исправности устройства СПИ—П~ на световой индикатор, расположенный на лицевой панели устройства. Сигнал самоконтроля формируется микросхемой, на вход которой поступает сигнал АLЕ от микроконтроллера, а с выхода микросхемы сигнал контроля поступает на входы коммутаторов частотных сигналов и переменных напряжений, проходит тракт коммутации и преобразования, анализируется микроконтроллером и при исправности устройства в ОЗУ записывается код самоконтроля частотного сигнала и переменного напряжения и выдается сигнал на световой индикатор,

который при исправности горит.

Для согласования сигналов по шине интерфейса И41 установлены инверсные регистры.

Информация преобразованных частотных сигналов и переменных напряжений хранится в ОЗУ микроконтроллера. Центральный процессор имеет доступ к области памяти ОЗУ, где хранится информация. При чтении информации с ОЗУ центральный процессор выставляет на интерфейс И41 адрес ячейки ОЗУ и адрес устройства СПИ-U~. Адрес устройства инициализируется адресным селектором. Адрес устройства распаян на наборном поле NP1, при совпадении адреса устройства он смешивается с сигналом МКВС и поступает на вход прерывания микроконтроллера и на входы ОЕ регистров преобразования.

Микроконтроллер при наличии сигнала ШТ выставляет младший байт информации на выход порта РО, а с выхода порта Р2 — сигнал записи младшего байта информации в регистр. После записи в регистр младшего байта микроконтроллер выставляет старший байт информации на выход порта РО, на выход портаР2 — сигнал записи старшего байта в регистр. После записи информации в регистры микроконтроллер выставляет на выход порта РЗ сигнал подтверждения ХАСК и выдает его в шину управления интерфейса И41.

Наличие сигнала ХАСК говорит о том, что данные, запрошенные центральным процессором выставлены на шину данных интерфейса.
2.4.7 Устройство СПИ-КХ включает:

входные компараторы;

приемник информации по ГОСТ 18977-79;

микроконтроллер;

ОЗУ;

коммутатор шины адреса ОЗУ;

схему управления;

адресный селектор;

шинный формирователь;

передатчик информации по ГОСТ 18977-79.

Информация от объекта, ГОСТ 18977-79, по восьми каналам поступает на входные компараторы, формирующие логические сигналы «Детектирование нуля» и «Детектирование единицы».

Вентильные матрицы, запрограммированные как сдвоенные приемники RZ-кода, принимают, декодируют, проверяют целостность и хранение RZ -посылок. Матрицы подключены к шине микроконтроллера. Для распределения их в адресном пространстве используют встроенные в матрицы компараторы адреса. Предусмотрена возможность обработки RZ -посылок по сигналу прерывания INT.

Синхронизация матриц осуществляется путем деления на три частоты задающего генератора микроконтроллера. В схему окружения микроконтроллера входят сторожевой таймер и защелка адреса.

Коммутатор шины адреса ОЗУ выполнен на логическом элементе, регистре и шинном формирователе. ОЗУ предназначено для временного хранения преобразованных данных и выполнено на ИМС с организацией 32Кх8. Емкость ОЗУ— 32 кбайт.

Адресный сигнал А14 микроконтроллера переключает часть линий адреса шины микроконтроллера на интерфейс (общую шину) блока, что необходимо для двухпортового доступа к ОЗУ. Доступ к ОЗУ со стороны интерфейса блока осуществляется следующим образом.

Адресный селектор на цифровом компараторе проверяет попадание адреса чтения или записи с интерфейса блока в область адресов данного устройства, задаваемого перемычками заглушки, подключаемой к соединителю Х2 данного устройства. При успешном сравнении адреса формируется запрос микроконтроллера АЗК. Цикл общей шины блока с этого момента растягивается тактами ожидания до появления сигнала ХАСК. Схема управления выходных регистров выполнена на логических элементах. Выходные линии двух регистров, подключенные к старшей и младшей половинам общей шины данных, управляются в соответствии с сигналами управления общей шины. После этого микроконтроллер завершает текущий цикл обращения к ОЗУ и переходит к обработке прерывания.

Шина адреса ОЗУ подключается к общей шине адреса и инициирует два цикла шины. Перед первым циклом на линиях адреса А12, А13 выставляется указатель банка, где хранятся старшие байты слов. После импульса сигнала чтения RD старший байт защелкивается в регистре. Затем на линиях А12, А13 выставляется указатель банка младших байтов и формируется продленный импульс чтения, во время которого на входах второго регистра удерживается младший

байт слова. Во время этого импульса обработчик прерывания устанавливает триггер, формирующий сигнал ХАСК, разрешая завершение цикла чтения на шине интерфейса. Аналогично реализован З-разрядный доступ к ОЗУ по шине записи, но в данном устройстве не используется — микроконтроллер просто имитирует завершение цикла, формируя сигнал ХАСК.

2.4.8 Устройство МСЗ-ЗТЮ включает:

центральный процессор (ЦП);

ОЗУ;

таймер времени;

четырехканальный приемопередатчик КЕ-кода;

формирователь канала КЗ2З2С;

формирователь системной магистрали;

источник питания +12 В.

 

Устройство МСЗ-ЗТЮ предназначено для целей:

управления работой регистратора с помощью программ, хранящихся в ПЗУ устройства;

формирования и передачи информации на регистрацию в ЗБН;

приема служебных параметров и хранения их в ЭНЗУ;

формирования служебной информации: текущего времени, даты;

управления обменом цифровой информацией с СПИ-БС, СПИ-U=, СПИ—U~, СПИ-RZ через интерфейс И41;

выдачи текущего времени и даты в регистратор параметров прочности (РПП); обеспечения взаимодействия с бортовой системой технического обслуживания;

выдачи сигнала самоконтроля.

 

Центральный процессор выполнен на ИМС ЗТ1ОР16З-О6, представляющей 16-разрядный микроконтроллер со встроенными периферийными устройствами.

ЦП включает:

ПЗУ емкостью 256 кбайт для хранения программ;

ОЗУ емкостью 8 кбайт для временного хранения различных данных, используемых в процессе работы ЦП;

сторожевой таймер, предназначенный для формирования импульса перезапуска ЦП в случае «зависания» или неудовлетворительного качества питания, предотвращающий неправильную работу контроллера;

электрически перепрограммируемое запоминающее устройство, выдерживающее 10К циклов стирания—записи.

К микроконтроллеру подключена ИМС ЕЕРКОМ (АТ25256-10РI)‚ предназначенная для хранения служебных параметров, запись которых производится в процессе работы изделия.

 

Источник питания +12 В, используемый при программировании ФЛЭШ-памяти, выполнен на ИМС М317АТ, являющийся стабилизатором напряжения и преобразующей напряжение 15 В в напряжение 12 В.

Внешнее ОЗУ выполнено на ИМС ТС5 52571DFI-70L с организацией 32Кх8. Емкость ОЗУ — 32 кбайт.

Таймер времени состоит из ИМС РСF8593Р‚ кварцевого резонатора и гальванического элемента питания напряжением 3, 6 В, и формирует импульсы текущего времени.

Формирователь канала КС232С предназначен для обеспечения связи ЦП с ПЭВМ в процессе настройки и загрузки программ и выполнен на ИМС ADM232ANN.

Четырехканальный приемопередатчик КИ-кода предназначен для обеспечения связи ЦП с накопителем информации ЗБН-24МТ-О2, БСТО, РПП.

Он содержит четыре идентичных канала, каждый из которых состоит из приемника, контроллера и формирователя. Приемники выполнены на ИМС LM29О1, контроллеры — на ИМС A40MX02-PL441, формирователи на ИМС AD8О42.

Формирователь системной магистрали служит для связи ЦП по интерфейсу И41 с другими устройствами, входящими в состав блока, и представляет собой двунаправленные шинные формирователи (ИМС 74АС6401Ч).

 

2.4.9 Устройство питания БСПИ-92А—О5 выполнено на модулях питания МИП-10М, которые обеспечивают все устройства блока напряжениями +5 В, минус 5 В,

+15 В, минус 15 В.

Устройство питания включает:

устройство защиты от выбросов напряжений до 65 В в цепи питания 18-31 В;

схему, выдающую напряжения питания потенциометрических датчиков +6, 3 В по трем каналам с током нагрузки 0, 15 А по каждому каналу;

схему контроля питания датчиков, выдающую сигнал исправности при наличии напряжений по всем каналам и его индикацию световым индикатором ПД, расположенным на передней панели устройства;

схему контроля исправности МИП—1ОМ, выдающую сигнал исправности при наличии всех напряжений питания, выдаваемых модулями, и его индикацию световым индикатором ИП;

схему контроля цепей питания бортсети, выдающую сигнал исправности при целостности плавких вставок, защищающих блок по цепям питания 18-31 В, и его индикацию световым индикатором Р;

схему формирования ЗО-секундной задержки выключения изделия при снятии всех сигналов включения на входе БСПИ-92А-05.

Устройство питания выдает потенциал включения ЗБН при наличии на его входе хотя бы одного потенциала включения от самолетных устройств.

Сигналы исправности схемы питания датчиков, МИП-10М, плавких вставок формируют сигнал «Исправ», который участвует в формировании сигнала самоконтроля БСПИ—92А-О5.

 

2.4.10 Конструктивно БСПИ-92А-05 выполнен в виде функционально-узлового модуля типоразмера — 3, 5К по ГОСТ 2676516-87.

БСПИ-92А-05 имеет несущую конструкцию корпуса, предназначенную для размещения электронной части блока и обеспечения его функционирования в условиях эксплуатации. Такая конструкция позволяет улучшить компоновку, теплоотвод, экранирование и заземление.

Компоновочным решением конструкции блока является вариант, состоящий из сочетания отдельных законченных сборочных единиц- — конструктивно-функциональных модулей (КФМ).

Корпус блока состоит из переднего фланца, задней панели, боковых стенок левой и правой, дна и верхней стенки.

Верхняя стенка состоит из набора планок, прикрепленных винтами к задней панели и переднему фланцу. Детали корпуса блока соединены винтами, образуя жесткую конструкцию. Для фиксации КФМ в блоке на дне установлены направляющие из пресс-материала.

На задней панели установлены врубной соединитель типа ОКП-ВС, гнезда металлизации.

БСПИ-92А-05 имеет поддон с установленной на нем коммутационной платой, а которой находятся соединители типа СНП-34 и ОНП-ВС-ЗЗ.

На переднем фланце расположены упоры для крепления блока к монтажной раме, арматура для установки и съема блока и КФМ.

Для защиты поверхностей деталей блока от климатических воздействий используют неметаллические покрытия (оксидированные, хроматированные).

Наружные поверхности имеют лакокрасочное покрытие, выполненное черной эмалью.

Основой КФМ является рамка, размеры которой зависят от конструкции модуля. Плата, на которой размещены электронные элементы, закреплена на рамке с помощью винтов, в результате чего образуется несущий элемент модуля. КФМ представляет собой одноплатную или двухплатную конструкцию. Основными

деталями КФМ являются боковые планки, лицевая панель, печатная плата (одна или две), соединитель типа СНП-34 или ОНП-ВС-ЗЗ.

На лицевой панели находятся соединитель ОНП-ЖИ для контроля электрических сигналов, элементы световой индикации, на КФМ узла питания — вставки плавкие.

Крепление и съем КФМ осуществляют с помощью невыпадающего винта и винта-домкрата, установленных на лицевой панели.

Во избежание неправильной установки в блок КФМ имеет направляющие штыри и кодирующие втулки, расположенные на задней стенке модуля.

Обеспечение тепловых режимов в блоке осуществляется за счет теплопроводности и конвекции. Для улучшения теплоотвода за счет теплопроводности используют алюминиевый сплав, обладающий высоким коэффициентом теплопроводности. Теплоотвод в модулях осуществляют за счет теплопроводности от подложек через несущую рамку и корпус блока. Для улучшения охлаждения за счет конвекции в корпусе предусмотрены вентиляционные отверстия.

БСПИ—92А—05 устанавливают на индивидуальную раму, к которой крепятся амортизаторы АПН-З.

Электрическое сопряжение БСПИ-92А-05 осуществляется через ответную часть электрического соединителя ОКП-ВС-О2, установленного на кронштейне рамы.

БСПИ-92А-О5 к монтажной раме крепят с помощью двух механизмов типа А (винтовых зажимов) и механизмов типа Д (винта-домкрата) по ГОСТ 2676516-87. Для предотвращения ослабления механизмов типа А при эксплуатации их предохраняют от самоотвинчивания при помощи проволоки, которую вводят

через отверстия в гайке зажимов и в винте упора на блоке.

 

Масса БСПИ-92А—О5 — 9 кг.

Габаритные размеры БСПИ-92А—О5 приведены на

Рисунок 6. Габаритные размеры БСПИ-95А-05







© 2023 :: MyLektsii.ru :: Мои Лекции
Все материалы представленные на сайте исключительно с целью ознакомления читателями и не преследуют коммерческих целей или нарушение авторских прав.
Копирование текстов разрешено только с указанием индексируемой ссылки на источник.